分享
分销 收藏 举报 申诉 / 26
播放页_导航下方通栏广告

类型数字集成电路英文课件:Chapter 3-1Fabrication, Layout and Simulation.ppt

  • 上传人:胜****
  • 文档编号:11265879
  • 上传时间:2025-07-13
  • 格式:PPT
  • 页数:26
  • 大小:1.07MB
  • 下载积分:10 金币
  • 播放页_非在线预览资源立即下载上方广告
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    数字集成电路英文课件:Chapter 3-1Fabrication Layout and Simulation 数字集成电路 英文 课件 Chapter Fabrication
    资源描述:
    ,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,*,单击此处编辑母版标题样式,*,Chapter 3:Fabrication,Layout and Simulation,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,2,Outline,CMOS,工艺流程,集成电路版图基础,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,3,主要的,CMOS,工艺,P,阱工艺,N,阱工艺,双阱工艺,P,-,P,+,P,+,N,+,N,+,P,+,N,+,V,SS,V,OUT,V,IN,V,DD,N,-,P,+,P,+,N,+,N,+,P,+,N,+,V,SS,V,OUT,V,IN,V,DD,P,-,P,+,P,+,N,+,N,+,P,+,N,+,V,SS,V,OUT,V,IN,N-Si,P-Si,N,-,I-Si,N,+,-Si,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,4,P,阱硅栅,CMOS,工艺,N,型衬底,p+,gate,oxide,p+,gate,oxide,oxide,N+,N+,P,阱,衬底选择:,确定衬底材料类型:,N,型硅,确定衬底材料电阻率:,10,.cm,确定衬底材料晶向,:(,100,),晶向,(,111,)面的原子密度更大,所以更容易生长。生长成本最低,适合双极器件。,(,100,)面的表面状态有利于控制,MOS,器件开态和关态所需求的阈值电压。,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,5,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,6,掩膜,1,:,P,阱光刻,P-well,P-well,P,+,N,+,N,+,P,+,N-Si,P-well,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,7,制备,P,阱,Si(,固体,)+2H,2,O,SiO,2,(固体),+2H,2,生长二氧化硅,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,8,P,阱光刻,涂胶,腌膜对准,曝光,光源,显影,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,9,P,阱掺杂,硼掺杂(离子注入),刻蚀(等离子体刻蚀),去胶,P+,去除氧化膜,P-well,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,10,掩膜,2:,光刻有源区,有源区:,nMOS,、,PMOS,晶体管形成的区域,P-well,P-well,淀积氮化硅,光刻有源区,场区氧化,去除有源区氮化硅及二氧化硅,SiO,2,隔离岛,P,+,N,+,N,+,P,+,N-Si,P-well,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,11,淀积氮化硅,P-well,氧化膜生长(湿法氧化),P-well,氮化膜生长,P-well,涂胶,P-well,对版曝光,有源区光刻板,光刻有源区,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,12,场区氧化,P-well,显影,P-well,氮化硅刻蚀去胶,P-well,场区氧化(湿法氧化),P-well,去除氮化硅薄膜及有源区,SiO,2,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,13,掩膜,3:,光刻多晶硅,P-well,去除氮化硅薄膜及有源区,SiO,2,P-well,栅极氧化膜,多晶硅栅极,生长栅极氧化膜,淀积多晶硅,光刻多晶硅,P,+,N,+,N,+,P,+,N-Si,P-well,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,14,P-well,生长栅极氧化膜,P-well,淀积多晶硅,P-well,涂胶光刻,多晶硅光刻板,P-well,多晶硅刻蚀,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,15,掩膜,4,:,P+,区光刻,P-well,P-well,P+,P+,P,+,N,+,N,+,P,+,N-Si,P-well,P+,区光刻,离子注入,B+,,栅区有多晶硅做掩蔽,称为硅栅自对准工艺。,去胶,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,16,P-well,P+,P-well,P+,P+,硼离子注入,去胶,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,17,掩膜,5:N+,区光刻,P-well,P-well,P+,P+,N+,N+,P,+,N,+,N,+,P,+,N-Si,P-well,N+,区光刻,离子注入,P+,,栅区有多晶硅做掩蔽,称为硅栅自对准工艺。,去胶,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,18,P-well,N+,P-well,P+,P+,磷离子注入,去胶,P+,P+,N+,N+,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,19,掩膜,6:,光刻引线孔,P-well,P-well,P+,P+,N+,N+,磷硅玻璃(,PSG),P,+,N,+,N,+,P,+,N-Si,P-well,淀积PSG,光刻接触孔,刻蚀接触孔,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,20,P-well,P+,P+,N+,N+,淀积,PSG,P-well,P+,P+,N+,N+,光刻接触孔,P-well,P+,P+,N+,N+,刻蚀接触孔,P-well,P+,P+,N+,N+,去胶,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,21,掩膜,7:,光刻铝线,P-well,P+,P+,N+,N+,P-well,淀积铝,光刻铝,去胶,P-well,P+,P+,N+,N+,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,22,掩膜,8:,刻压焊块,Circuit,PAD,CHIP,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,23,P,阱硅栅,CMOS,工艺掩膜板汇总,P,阱光刻,有源区光刻,多晶硅光刻,P+,区光刻,N+,区光刻,光刻引线孔,光刻铝线,刻压焊快,P,+,N,+,N,+,P,+,N-Si,P-well,P-well,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,24,双阱标准,CMOS,工艺,P+,p-epi,p well,n well,p+,n+,gate oxide,Al(Cu),tungsten,SiO,2,SiO,2,TiSi,2,field oxide,可分别对,NMOS,和,PMOS,器件进行设计与优化,两种器件之间的距离减小,增加器件密度,防止寄生晶体管效应(闩锁效应),Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,25,深亚微米,CMOS,晶体管结构,侧墙用来环绕多晶硅栅,防止大剂量源漏注入过于接近沟道以至可能发生的源漏击穿,LDD,防止热载流子效应等,轻掺杂区,浅槽隔离,侧墙,多晶硅硅化物,Digital Integrated Circuits,Faculty of Materials and Energy,GDUT,26,26,
    展开阅读全文
    提示  咨信网温馨提示:
    1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
    2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
    3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
    4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
    5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
    6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

    开通VIP折扣优惠下载文档

    自信AI创作助手
    关于本文
    本文标题:数字集成电路英文课件:Chapter 3-1Fabrication, Layout and Simulation.ppt
    链接地址:https://www.zixin.com.cn/doc/11265879.html
    页脚通栏广告

    Copyright ©2010-2025   All Rights Reserved  宁波自信网络信息技术有限公司 版权所有   |  客服电话:0574-28810668    微信客服:咨信网客服    投诉电话:18658249818   

    违法和不良信息举报邮箱:help@zixin.com.cn    文档合作和网站合作邮箱:fuwu@zixin.com.cn    意见反馈和侵权处理邮箱:1219186828@qq.com   | 证照中心

    12321jubao.png12321网络举报中心 电话:010-12321  jubao.png中国互联网举报中心 电话:12377   gongan.png浙公网安备33021202000488号  icp.png浙ICP备2021020529号-1 浙B2-20240490   


    关注我们 :微信公众号  抖音  微博  LOFTER               

    自信网络  |  ZixinNetwork