LDO设计讨论.pptx
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- LDO 设计 讨论
- 资源描述:
-
单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,2019/12/5,#,LDO,设计讨论,邢向龙,上海复旦微电子股份有限公司,2008,年,04,月,03,日,2024/12/31 周二,2,LDO,与,DC-DC,LDO,DC-DC,Vin vs.Vout,Vout,Vin,Vout,Vin,Boost,Response time,Fast,Slow,Efficiency,Low,High,Noise,Low,High(Clock),Cost,Low(C),High(L+C),2024/12/31 周二,3,LDO,设计参数,稳态参数:静态功耗,,Dropout,电压,精度(负载调整率,线性调整率),温度特性,效率,动态参数:线性瞬态响应,负载瞬态响应,启动时间,频率参数:稳定性,,PSRR,,噪声,其他:面积,Trade-off!,2024/12/31 周二,4,LDO,设计参数,LDO Application,CL:uF(external),Dropout:,Load regulation:,Line regulation:,Efficiency:,低,dropout,电压意味着更大的面积!,2024/12/31 周二,5,LDO,架构,由调整管,电阻反馈网络和控制电路构成的负反馈环路使得当,ViVo,时,根据负载电流的大小改变调整管的导通能力,使,Vo,在一定负载范围内保持稳定输出,可供选择的调整管器件包括,PMOS,,,NMOS,,,NPN,,,PNP,和,Darlington,管,PMOS,是各方面性能(静态功耗,导电能力,速度,,dropout,电压和工艺等)折中考虑后最好的选择,也是最常见的调整管器件,2024/12/31 周二,6,LDO,架构,Pass element:PMOS,gmp,EA:Error amplifier with gain of A1,Buffer:optional,gain,1,Feedback loop:EA+buffer+PMOS+R1|R2,Protection circuits:Thermal,Overcurrent,Reverse battery protection,CL:uF;Resr:0several ohms,2024/12/31 周二,7,LDO,架构,Loop gain:,Load regulation:,Line regulation:,Frequency response:,2024/12/31 周二,8,设计考虑,LDO,的环路稳定性是关键,负载电流变化大(,0,几十或者几百,mA),为频率补偿带来难度(输出端的极点位置变化很大,,rds,与输出电流成反比),低,dropout,电压大负载电流要求芯片的面积增大,使得寄生极点的频率比较低,增加补偿难度,低功耗可以增加环路增益,但同时会使,LDO,瞬态特性变差,,在电源电压不变的情况下,低功耗同时也意味着芯片面积增大,增加环路增益和调整管尺寸可改善负载调整率和线性调整率,2024/12/31 周二,9,LDO,频率补偿,1.,使用,ESR,补偿,原理:使用,ESR,电阻与,Co,构成的零点抵消一个次极点影响,频率响应最差情况发生在最大负载时,此时主极点处于较高频率,高频极点有可能落在单位增益带宽之内,使相位裕度变差,这种方法的缺点在于电容的,ESR,受到温度,电压,频率和材料等因素影响,不够稳定,,ESR,的取值范围根据不同的应用有一定限制,且,ESR,的引入会对,LDO,的瞬态特性带来不利影响,2024/12/31 周二,10,LDO,频率补偿,LDO,的,buffer,Px,和,Zx,产生原理,增益提高的频率响应,加入,buffer,增加对调整管的驱动能力,第一级运放用,cascode,提高增益,Cff,产生一对零极点,保证,UGB,不变,2024/12/31 周二,11,LDO,频率补偿,2.,密勒电容补偿,原理:利用,Miller,电容倍乘原理,将误差放大器的输出补偿为主极点,电流镜比例因子,第二级跨导,第一级跨导,第二级输出阻抗,CL:1.5nF20uF,ESR:03,Iout:0200mA,Iq:30uA,Dc gain:60dB,UGB:tens of khz,2024/12/31 周二,12,LDO,频率补偿,电容倍乘原理,2024/12/31 周二,13,LDO,频率补偿,3.,零点,-,极点跟踪补偿,原理:利用可变电阻,Zc,和补偿电容,Cc,构成的零点抵消输出端极点,K,是常数。,Dc gain:72dB,PM:86,UGB:around 1khz,Iout:0100mA,2024/12/31 周二,14,LDO,频率补偿,4.,压控电流源,(VCCS),补偿,VCCS,引入零点补偿,VCCS,的实现,原理:通过,VCCS,引入一个零点,优点:消除了,ESR,要求,CL:2.2uF,ESR:60,UGB:250khz650khz,2024/12/31 周二,15,LDO,频率补偿,5.Adaptive miller compensation(AMC)+phase_lead compensation,AMC,Phase lead compensation,2024/12/31 周二,16,LDO,频率补偿,电路实现,Rm,为一随着负载电流变化而变化的电阻,所以,Zm,是一个可变零点,超前相位补偿在大负载电流时用,Zf,来增加环路的相位裕度,CL:2.2uF,Iout:03A,Dc gain:60dB,PM:60,PSRR:-30dB20khz10mA,2024/12/31 周二,17,LDO,频率补偿,6.Damping factor control compensation,Cout,0,Iout=0,Cout,0,Iout0,Cout,=0,Iout0,2024/12/31 周二,18,LDO,频率补偿,电路实现,CL:Free(0,10uF in paper,Cm1+Cm2+CF190dB,PSRR:-30dB1Mhz,Vref:302.24mV,TC(LDO):38ppm/,2024/12/31 周二,19,LDO,频率补偿,7.Pole-zero pairs cancellation scheme,原理:产生一系列成对零极点,,Zi=10*Pi,,其对相位的作用互相抵消,Case 1:CL=0,输出极点频率很高,,PM=135,Case 2:CL0,,,ESR=0,PM45,Case 3:,CL0,,,ESR 0,PMPM_case2,CL:047uF,Iout:0150mA,Iq:90uA,Dc gain:40dB,Vout=2.5V,ESR:0RL_min,2024/12/31 周二,20,LDO,频率补偿,8.Internal miller compensation(acts only at heavy load),Error Amplifier,Error Amplifier,原理:通过该结构将两个次极点(,P2,和,P3,)推向高频,,P1,为主极点,,miller,补偿和零点在大电流负载时起作用,CL:2.2uF,vref=0.6v,Iout:0100mA,Iq=47uA,Load_reg:0.1mV/mA,2024/12/31 周二,21,设计实例,设计指标:,最大电流负载,300mA,CL=2.2uF,静态电流,50uA,Dropout,电压,120mV,输入电压,3.34.2V,输出电压,3.3V,PSRR:50dB,2024/12/31 周二,22,设计实例,误差放大器,补偿网络,PMOS PASS,电阻反馈,PMOS Buffer,瞬态性能增强电路,2024/12/31 周二,23,设计实例,误差放大器采用单极对称结构的运放,,buffer,用,PMOS,源极跟随器实现,增加对,PMOS,调整管的驱动能力,频率补偿采用,miller,电容和动态零点(,可变,MOS,电阻,+,固定电容)相结合的方法,,为提高,LDO,在负载突变时的瞬态响应,增加了瞬态性能增强电路。,Equations:,(k=4),(A=1/1000,B=1/4),(C=1/1000),2024/12/31 周二,24,设计实例,设计步骤:,根据输入电压、最大负载电流以及,dropout,指标计算调整管尺寸,根据静态功耗指标为各模块分配功耗,设计基准电压,设计误差放大器和反馈网络,设计频率补偿,设计其他辅助电路,整体协调仿真,2024/12/31 周二,25,设计实例,误差放大器:,单极结构,有利于频率补偿,直流增益,55dB,左右,,LDO,环路增益主要由该极增益贡献,功耗,10uA,,考虑瞬态性能,(slew rate),,功耗不能太小,对称结构,可利用,miller,电容倍乘效应,也可采用,cascode,结构获得更高的直流增益,代价是增加功耗,2024/12/31 周二,26,设计实例,Steady-state characteristics,Temp.(,),V,DO,(mv)1mA,V,DO,(mv)200mA,V,DO,(mv)300mA,25,0.5,99,148,-40,0.42,84,127,85,0.56,109,164,静态电流,输出电压,负载电流,Dropout,电压,静态电流,由于在瞬态性能增强电路以及过流保护电路中对负载电流按一定比例采样,因此静态电流随着负载电流增大而增大,I_load:0300mA,I_q:45uA890uA,2024/12/31 周二,27,设计实例,Steady-state characteristics,Vin,Temp(,),Ld_reg(mv/A)(m,),4.2,25,23,4.2,-40/85,22/21,3.4,25/-40/85,187/92/229,T=-40,T=85,T=25,Load regulation,Iload:100uA300mA,T=-40,T=85,T=25,Line regulation,Iload:1mA,Vin:3.44.2V,Temp(,),Lin_reg(mv/V),25,0.57,-40,0.66,85,0.70,2024/12/31 周二,28,设计实例,LDO,环路增益随着负载电流增大略有下降,增益的减小主要来源于输出级,,PMOS,的跨导与负载电流平方根成正比,而其输出阻抗与输出电流成反比,环路的零极点分布与负载电流相关,大负载电流时,主极点等效在误差放大器的输出,而小电流时主极点位于,LDO,输出端,Frequency responseBode Diagram,2024/12/31 周二,29,设计实例,Frequency responsepole-zero tracking,(a),(b),(c),Iload,Gain(dB),GB(khz),0,75.8,0.928,50uA,79.2,4.93,10mA,75.7,33.5,300mA,73.5,51.3,2024/12/31 周二,30,设计实例,Frequency responsepower supply rejection,电源抑制比的低频值与线性调整率相同,随着频率升高,电源抑制比迅速下降,这是因为在高频情况下,从电源到,LDO,输出路径上的电容耦合效应迅速增强,当,Vin=4.2V,Iout=10mA,时,频率为,100Hz,时的,PSRR,为,54dB,,随着电源电压减小,,PSRR,减小,这是由于环路增益也随电源电压下降,2024/12/31 周二,31,设计实例,Transient response,典型的,LDO,负载瞬态响应,与环路的相位裕度有关,与闭环带宽及调整管栅极,slew_rate,有关,2024/12/31 周二,32,设计实例,Transient responseESR effect,对于负载电流突变的情况,,ESR,电阻会对输出电压的瞬态变化产生一定影响,在同样的负载电流变化条件下,,ESR,电阻越大,输出电压的尖峰越大,本例中电压尖峰持续时间,200ns,2024/12/31 周二,33,设计实例,Transient response,Load Transient,Line Transient,undershoot:132mv,;overshoot:82mv,overshoot:130mv;,undershoot:38mv,2024/12/31 周二,34,设计实例,Transient response,瞬态性能增强电路 (,C_par,100pF,),作用:,增强瞬态响应性能(,w:ov=79mv,wo:ov=893mv,),改善频率响应特性(,w:PM(300mA)=76,wo:PM(300mA)=30.5,),2024/12/31 周二,35,设计实例,温度特性,(TT:20ppm),功率效率,LDO,温度特性与基准电压温度特性和反馈网络温度特性密切相关,LDO,功率效率与输入电压和负载电流相关,输入电压越低,负载电流越大,效率越高,Other characteristics,2024/12/31 周二,36,参考文献,Ricon-mora,current efficient low voltage low dropout regulator.,Ka Chun Kwok,Pole-zero tracking frequency compensation for low dropout regulator,2002 IEEE.,Ricon-mora,active capacitor multiplier in miller-compensated circuits,IEEE transactions on solid state circuits,Vol.35,No.1,January 2000.,Wei Chen,et al,Dual-loop feedback for fast low dropout regulators,2001 IEEE.,Texas Instruments,Technical review of low dropout voltage regulator operation and performance,August 1999.,Chaitanya K.Chava,A frequency compensation scheme for LDO voltage regulators,IEEE Trans.On circuits and systems-1:regular papers,VOL.51,No.6,June,2004.,2024/12/31 周二,37,参考文献,Thanks,Lai Xin Quan,et al,A 3-A CMOS low-dropout regulator with adaptive miller compensation,Analog Integr.Circ.Sig.Process,2006,49:5-10.,Hsuan-I Pan,et al,A CMOS low dropout regulator stable with any load capacitor,2004 IEEE.,Akira Yamazaki,et al,A frequency compensation technique for variable output low dropout regulators,2006 IEEE.,Ka Nang Leung,et al,A capacitor free CMOS low-dropout regulator with damping-factor-control frequency compensation,IEEE JSSC,Vol.38,No.10,October 2003.,展开阅读全文
咨信网温馨提示:1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。




LDO设计讨论.pptx



实名认证













自信AI助手
















微信客服
客服QQ
发送邮件
意见反馈



链接地址:https://www.zixin.com.cn/doc/7354280.html