分享
分销 收藏 举报 申诉 / 43
播放页_导航下方通栏广告

类型可编程逻辑器件设计实验报告.docx

  • 上传人:xrp****65
  • 文档编号:6133043
  • 上传时间:2024-11-28
  • 格式:DOCX
  • 页数:43
  • 大小:601.50KB
  • 下载积分:10 金币
  • 播放页_非在线预览资源立即下载上方广告
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    可编程 逻辑 器件 设计 实验 报告
    资源描述:
    装 订 线 可编程逻辑器件设计实验报告 实验名称:Quartus II基础实验 实验目的:使用Quartus II设计并完成一个简单的逻辑电路 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:使用Quartus II设计并完成一个简单的逻辑电路 1、 实验步骤 (1) 创建工程 (2) 创建文件 (3) 编译工程 (4) 观察RTL视图 (5) 仿真 2、 VerilogHDL代码 采用原理图输入 3、 RTL视图 4、 仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:简单D触发器 1、实验步骤 (1) 创建工程 (2) 创建文件 (3) 编译工程 (4) 观察RTL视图 (5) 仿真 2、 VerilogHDL代码 module _DFF (clk,d,q); input clk,d; output q; reg q; always@ (posedge clk) begin q<=d; end endmodule 3、 RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:同步置数的D触发器 1、 实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、 VerilogHDL代码 module CFQ (clk,d,load,q); input clk,d,load; output q; reg q; always@(posedge clk) begin if(!load) q<=1; else q<=d; end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:同步置数异步清零的D触发器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module _DFf (clk,d,load,rest,q); input clk,d,load,rest; output q; reg q; always@(posedge clk or negedge rest) begin if(!rest) q<=0; else if (!load) q<=1; else q<=d; end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:带Q_n输出的D触发器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module d_q(in,clk,q,set,a,reset,q_n); input clk,in,set,a,reset; output reg q,q_n; always@(posedge clk,negedge reset) begin q_n=~q; if(!reset) q<=0; else if(!set) q<=a; else q<=in; end 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:4选1数据选择器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module mux4_1 (in0,in1,in2,in3,s0,s1,out); input s0,s1; input in0,in1,in2,in3; output out; reg out; always@(in0,in1,in2,in3,s0,s1) begin case({s0,s1}) 2'b00:out<=in0; 2'b01:out<=in1; 2'b10:out<=in2; 2'b11:out<=in3; default:out<=1'bz; endcase end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:6选1数据选择器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module mux6_1 (in0,in1,in2,in3,in4,in5,s0,s1,s2,out); input s0,s1,s2; input in0,in1,in2,in3,in4,in5; output out; reg out; always@(in0,in1,in2,in3,in4,in5,s0,s1,s2) begin case({s0,s1,s2}) 3'b000:out<=in0; 3'b001:out<=in1; 3'b010:out<=in2; 3'b011:out<=in3; 3'b100:out<=in4; 3'b101:out<=in5; default:out<=1'bz; endcase end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:38译码器(assign语句实现) 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module as_38(a,q); input [2:0] a; output [7:0] q; parameter m=8'b00000001; assign q=(m<<a); endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第二部分:VerilogHDL基础实验 实验目的:掌握Quartus II 软件的基本使用方法,完成基本时序电路设计 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:38译码器(always语句实现) 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module yima3_8(in0,in1,in2,out); input in0,in1,in2; output [7:0] out; reg [7:0] out; always@(in0,in1,in2,out) begin case({in2,in1,in0}) 3'b000:out<=8'b00000001; 3'b001:out<=8'b00000010; 3'b010:out<=8'b00000100; 3'b011:out<=8'b00001000; 3'b100:out<=8'b00010000; 3'b101:out<=8'b00100001; 3'b110:out<=8'b01000001; 3'b111:out<=8'b10000001; default:out<=2'bz; endcase end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个模10计数器(异步清零,同步置数) 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module m10(clk,set,reset,qout,data,cout); input clk,set,reset; input [3:0] data; output reg [3:0] qout; output reg cout; always@(posedge clk,negedge reset) begin if(!reset) begin qout<=0; cout<=0; end else if(set==0) begin qout<=data; cout<=0; end else if(qout<9) begin qout<=qout+1; cout<=0; end else begin qout<=0; cout<=1; end end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个模60计数器(异步清零,同步置数) 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module m_60(clk,load,reset,a,cnt,cout); input clk,load,reset; input [5:0] a; output cout; output [5:0] cnt; reg [5:0] cnt; reg cout; always@(posedge clk or negedge reset) begin if(!reset) cnt<=6'b00_0000; else if(load) cnt<=a; else begin if(cnt<6'd59) begin cnt<=cnt+1; cout<=0; end else begin cout<=1; cnt<=6'b00_0000; end end end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个BCD码计数器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module add_sub(ina,inb,sum1,sum2); input [3:0] ina; input [3:0] inb; output [4:0] sum1; output [4:0] sum2; reg [4:0] sum1; reg [4:0] sum2; always@(ina,inb) begin sum1<=ina-inb; sum2<=ina+inb; end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个4bit加减计数器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module add_bcd (a,clk,en,load,reset,out,cout); input [3:0] a; input clk,en,load,reset; output [3:0] out; output cout; reg [3:0] out; reg cout; always@( posedge clk or negedge reset) begin if (!reset) out<=4'b0000; else if(!load) out<=a; else if(!en) out<=out+1; else out<=out-1; end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个2、4、8分频器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module div2_4_8(clk,clk_2,clk_4,clk_8); input clk; output clk_2,clk_4,clk_8; reg clk_2,clk_4,clk_8; always@(posedge clk) begin clk_2<=~clk_2; end always@(posedge clk_2) begin clk_4<=~clk_4; end always@(posedge clk_4) begin clk_8<=~clk_8; end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个2N分频器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module div_14(clk,out); input clk; output out; reg out; reg [2:0] temp; always@(posedge clk) begin if(temp<3'd6) temp<=temp+1'b1; else begin out<=~out; temp<=0; end end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个M+N分频器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module div5_7 (clk,out); input clk; output out; reg out; reg [3:0] cout1; reg [3:0] cout2; always @(posedge clk) begin if (cout1<4'd11) begin cout1<=cout1+1; if (cout1==4'b0100) out<=~out; end else begin cout1<=0; out<=~out; end end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第三部分:VerilogHDL中级实验 实验目的:加深理解,熟练操作 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:设计一个17分频器 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module div_17(clk,out); input clk; output wire out; reg out1,out2; reg [4:0] temp1; reg [4:0] temp2; assign out=out1|out2; always @(posedge clk ) begin if(temp1<4'd9) temp1<=temp1+1; else begin temp1<=0; out1<=~out1; end end always @(negedge clk) begin if(temp2<4'd9) temp2<=temp2+1; else begin temp2<=0; out2<=~out2; end end endmodule 3、RTL视图 4、仿真结果 装 订 线 可编程逻辑器件设计实验报告 实验名称:第四部分:ModuleSim基础仿真实验 实验目的:编写一个测试文件 实验时间: 2015年 地点: 803实验室 学生姓名: 赵佳梦 学号: 2012117282 实验名称:对1位全加器的仿真 1、实验步骤 创建工程、创建文件、编译工程、观察RTL视图、仿真 2、VerilogHDL代码 module full_add(a,b,cin,sum,cout); input a,b,cin; output sum,cout; assign sum=a^b^cin; assign cout=(a&b)|(b&cin)|(cin&a); endmodule 3、软件测试代
    展开阅读全文
    提示  咨信网温馨提示:
    1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
    2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
    3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
    4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
    5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
    6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

    开通VIP折扣优惠下载文档

    自信AI创作助手
    关于本文
    本文标题:可编程逻辑器件设计实验报告.docx
    链接地址:https://www.zixin.com.cn/doc/6133043.html
    页脚通栏广告

    Copyright ©2010-2026   All Rights Reserved  宁波自信网络信息技术有限公司 版权所有   |  客服电话:0574-28810668    微信客服:咨信网客服    投诉电话:18658249818   

    违法和不良信息举报邮箱:help@zixin.com.cn    文档合作和网站合作邮箱:fuwu@zixin.com.cn    意见反馈和侵权处理邮箱:1219186828@qq.com   | 证照中心

    12321jubao.png12321网络举报中心 电话:010-12321  jubao.png中国互联网举报中心 电话:12377   gongan.png浙公网安备33021202000488号  icp.png浙ICP备2021020529号-1 浙B2-20240490   


    关注我们 :微信公众号  抖音  微博  LOFTER               

    自信网络  |  ZixinNetwork