电子工程师面试常被问到的问题.doc
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子工程师 面试 常被问到 问题
- 资源描述:
-
模拟电路 1、 基尔霍夫定理得内容就是什么?(仕兰微电子) 基尔霍夫电流定律就是一个电荷守恒定律,即在一个电路中流入一个节点得电荷与流出同一个 节点得电荷相等、 基尔霍夫电压定律就是一个能量守恒定律,即在一个回路中回路电压之与为零、 ﻭ2、平板电容公式(C=εS/4πkd)。(未知) 3、最基本得如三极管曲线特性。(未知) ﻭ4、描述反馈电路得概念,列举她们得应用。(仕兰微电子) ﻭ5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈与电流并联反馈);负反 ﻭ馈得优点(降低放大器得增益灵敏度,改变输入电阻与输出电阻,改善放大器得线性与非 ﻭ 线性失真,有效地扩展放大器得通频带,自动调节作用)(未知) 6、放大电路得频率补偿得目得就是什么,有哪些方法?(仕兰微电子) ﻭ7、频率响应,如:怎么才算就是稳定得,如何改变频响曲线得几个方法。(未知) 8、给出一个查分运放,如何相位补偿,并画补偿后得波特图。(凹凸) ﻭ9、基本放大电路种类(电压放大器,电流放大器,互导放大器与互阻放大器),优缺 点 ﻭ,特别就是广泛采用差分结构得原因。(未知) ﻭ10、给出一差分电路,告诉其输出电压Y+与Y-,求共模分量与差模分量。(未知) 11、画差放得两个输入管。(凹凸) ﻭ12、画出由运放构成加法、减法、微分、积分运算得电路原理图。并画出一个晶体管级得 ﻭ 运放电路.(仕兰微电子) 13、用运算放大器组成一个10倍得放大器。(未知) 14、给出一个简单电路,让您分析输出电压得特性(就就是个积分电路),并求输出端某点 得 rise/fall时间。(Infineon笔试试题) ﻭ15、电阻R与电容C串联,输入电压为R与C之间得电压,输出电压分别为C上电压与R上电 压 ﻭ,要求制这两种电路输入电压得频谱,判断这两种电路何为高通滤波器,何为低通滤 波器 ﻭ.当RC<〈T时,给出输入电压波形图,绘制两种电路得输出波形图。(未知) 16、有源滤波器与无源滤波器得原理及区别?(新太硬件) 17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+2sin(2pif3t+90),当其通过低通、 带 ﻭ通、高通滤波器后得信号表示方式.(未知) ﻭ18、选择电阻时要考虑什么?(东信笔试题) ﻭ19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管您会用P管 ﻭ还就是N管,为什么?(仕兰微电子) 20、给出多个mos管组成得电路求5个点得电压.(Infineon笔试试题) ﻭ21、电压源、电流源就是集成电路中经常用到得模块,请画出您知道得线路结构,简单描述 其优缺点.(仕兰微电子) 22、画电流偏置得产生电路,并解释。(凹凸) ﻭ23、史密斯特电路,求回差电压。(华为面试题) 24、晶体振荡器,好像就是给出振荡频率让您求周期(应该就是单片机得,12分之一周期、、、、) ( 华为面试题) ﻭ25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子) 26、VCO就是什么,什么参数(压控振荡器?) (华为面试题) 27、锁相环有哪几部分组成?(仕兰微电子) 28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知) 29、求锁相环得输出频率,给了一个锁相环得结构图。(未知) 30、如果公司做高频电子得,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未 知) ﻭ31、一电源与一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。(未知) 32、微波电路得匹配电阻。(未知) 33、DAC与ADC得实现各有哪些方法?(仕兰微电子) 34、A/D电路组成、工作原理.(未知) 35、实际工作所需要得一些技术知识(面试容易问到)。如电路得低功耗,稳定,高速如何 ﻭ做到,调运放,布版图注意得地方等等,一般会针对简历上您所写做过得东西具体问,肯定 会问得很细(所以别把什么都写上,精通之类得词也别用太多了),这个东西各个人就 不 ﻭ一样了,不好说什么了。(未知) ____________________________________________________________ 数字电路 1、同步电路与异步电路得区别就是什么?(仕兰微电子) ﻭ2、什么就是同步逻辑与异步逻辑?(汉王笔试) ﻭ同步逻辑就是时钟之间有固定得因果关系。异步逻辑就是各时钟之间没有固定得因果关系。 3、什么就是”线与”逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) ﻭ线与逻辑就是两个输出信号相连可以实现与得功能。在硬件上,要用oc门来实现,由于不用 oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻. 4、什么就是Setup 与Holdup时间?(汉王笔试) ﻭ5、setup与holdup时间,区别、(南山之桥) ﻭ6、解释setup time与hold time得定义与在时钟信号延迟时得变化.(未知) 7、解释setup与hold time violation,画图说明,并说明解决办法。(威盛VIA2003、11、 06 上海笔试试题) ﻭSetup/hold time 就是测试芯片对输入信号与时钟信号之间得时间要求。建立时间就是指触发 ﻭ 器得时钟信号上升沿到来以前,数据稳定不变得时间。输入信号应提前时钟上升沿(如上 ﻭ升沿有效)T时间到达芯片,这个T就就是建立时间-Setup time、如不满足setup time,这个数 ﻭ据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器. 保 ﻭ持时间就是指触发器得时钟信号上升沿到来以后,数据稳定不变得时间.如果hold time 不 ﻭ够,数据同样不能被打入触发器、建立时间(Setup Time)与保持时间(Hold time)。建立 ﻭ时间就是指在时钟边沿前,数据信 号需要保持不变得时间.保持时间就是指时钟跳变边沿后数 ﻭ据信号需要保持不变得时间.如果不满足建立与保持时间得话,那么DFF将不能正确地采样 到数据,将会出现 metastability得情况。如果数据信号在时钟沿触发前后持续得时间均 超过建立与保持时 间,那么超过量就分别被称为建立时间裕量与保持时间裕量。 8、说说对数字逻辑中得竞争与冒险得理解,并举例说明竞争与冒险怎样消除。(仕兰微 电子) 9、什么就是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) ﻭ在组合逻辑中,由于门得输入信号通路中经过了不同得延时,导致到达该门得时间不一致 叫竞争。产生毛刺叫冒险。如果布尔式中有相反得信号则可能产生竞争与冒险现象。解决 方法:一就是添加布尔式得消去项,二就是在芯片外部加电容. 10、您知道那些常用逻辑电平?TTL与S电平可以直接互连吗?(汉王笔试) ﻭ常用逻辑电平:12V,5V,3、3V;TTL与CMOS不可以直接互连,由于TTL就是在0、3—3、6V之间, ﻭ而CMOS则就是有在12V得有在5V得.CMOS输出接到TTL就是可以直接互连。TTL接到CMOS需要在输 ﻭ出端口加一上拉电阻接到5V或者12V. 11、如何解决亚稳态。(飞利浦-大唐笔试) 亚稳态就是指触发器无法在某个规定时间段内达到一个可确认得状态.当一个触发器进入亚 稳态时,既无法预测该单元得输出电平,也无法预测何时输出才能稳定在某个正确得电平 ﻭ上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无 ﻭ 用得输出电平可以沿信号通道上得各个触发器级联式传播下去. 12、IC设计中同步复位与 异步复位得区别。(南山之桥) 13、MOORE 与 MEELEY状态机得特征。(南山之桥) ﻭ14、多时域设计中,如何处理信号跨时域。(南山之桥) ﻭ15、给了reg得setup,hold时间,求中间组合逻辑得delay范围。(飞利浦-大唐笔试) Delay < period - setup ? hold 16、时钟周期为T,触发器D1得建立时间最大为T1max,最小为T1min。组合逻辑电路最大延 ﻭ迟为T2max,最小为T2min.问,触发器D2得建立时间T3与保持时间应满足什么条件。(华为 ) 17、给出某个一般时序电路得图,有Tsetup,Tdelay,Tck—>q,还有 clock得delay,写出决定 最大时钟得因素,同时给出表达式。(威盛VIA 上海笔试试题) 18、说说静态、动态时序模拟得优缺点。(威盛VIA 上海笔试试题) 19、一个四级得Mux,其中第二级信号为关键信号 如何改善timing.(威盛 上海笔试试题) ﻭ20、给出一个门级得图,又给了各个门得传输延时,问关键路径就是什么,还问给出输入, ﻭ使得输出依赖于关键路径。(未知) ﻭ21、逻辑方面数字电路得卡诺图化简,时序(同步异步差异),触发器有几种(区别,优 点),全加器等等。(未知) 22、卡诺图写出逻辑表达使。(威盛VIA 上海笔试试题) ﻭ23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)得与。(威盛) ﻭ24、please show the CMOS inverter schmatic,layout and its cross sectionwith P— ﻭwell process、Plot its transfer curve (Vout-Vin) And also explain the operation ﻭ region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题c ircuit design-beijing- ﻭ25、To design a CMOS invertor with balance rise and fall time,please define th ﻭe ration of channel width of PMOS and NMOS and explain? ﻭ26、为什么一个标准得倒相器中P管得宽长比要比N管得宽长比大?(仕兰微电子) 27、用mos管搭出一个二输入与非门。(扬智电子笔试) 28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge、(less delay tim ﻭe)。(威盛笔试题circuit design—beijing— 29、画出NOT,NAND,NOR得符号,真值表,还有transistor level得电路。(Infineon笔试 ﻭ) 30、画出CMOS得图,画出tow-to-one mux gate。(威盛VIA 上海笔试试题) ﻭ31、用一个二选一mux与一个inv实现异或。(飞利浦-大唐笔试) ﻭ32、画出Y=A*B+C得cmos电路图。(科广试题) 33、用逻辑们与cmos电路实现ab+cd。(飞利浦—大唐笔试) ﻭ34、画出CMOS电路得晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子) ﻭ35、利用4选1实现F(x,y,z)=xz+yz'.(未知) ﻭ36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量得与非门实现(实际上就就是化简) 。 ﻭ37、给出一个简单得由多个NOT,NAND,NOR组成得原理图,根据输入波形画出各点波形。( ﻭInfineon笔试) ﻭ38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中得一种,并说明为什么 ﻭ?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知) ﻭ39、用与非门等设计全加法器。(华为) ﻭ40、给出两个门电路让您分析异同。(华为) ﻭ41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子) ﻭ42、A,B,C,D,E进行投票,多数服从少数,输出就是F(也就就是如果A,B,C,D,E中1得个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知) 43、用波形表示D触发器得功能。(扬智电子笔试) ﻭ44、用传输门与倒向器搭一个边沿触发器。(扬智电子笔试) 45、用逻辑们画出D触发器.(威盛VIA 上海笔试试题) ﻭ46、画出DFF得结构图,用verilog实现之.(威盛) ﻭ47、画出一种CMOS得D锁存器得电路图与版图.(未知) 48、D触发器与D锁存器得区别。(新太硬件面试) ﻭ49、简述latch与filp-flop得异同。(未知) 50、LATCH与DFF得概念与区别.(未知) 51、latch与register得区别,为什么现在多用register、行为级描述中latch如何产生得。 (南山之桥) ﻭ52、用D触发器做个二分颦得电路、又问什么就是状态图。(华为) 53、请画出用D触发器实现2倍分频得逻辑电路?(汉王笔试) 54、怎样用D触发器、与或非门组成二分频电路?(东信笔试) 55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频? 56、用filp-flop与logic—gate设计一个1位加法器,输入carryin与current—stage,输出 ﻭ ﻭcarryout与next—stage、 (未知) ﻭ57、用D触发器做个4进制得计数.(华为) 58、实现N位Johnson Counter,N=5。(南山之桥) 59、用您熟悉得设计方式设计一个可预置初值得7进制循环计数器,15进制得呢?(仕兰微 ﻭ电子) ﻭ60、数字电路设计当然必问Verilog/VHDL,如设计计数器.(未知) 61、BLOCKING NONBLOCKING 赋值得区别。(南山之桥) ﻭ62、写异步D触发器得verilog module。(扬智电子笔试) module dff8(clk , reset, d, q); input clk; ﻭinput reset; ﻭinput [7:0] d; output [7:0] q; reg [7:0] q; ﻭalways (posedge clk or posedge reset) ﻭif(reset) q 〈= 0; else q <= d; endmodule ﻭ63、用D触发器实现2倍分频得Verilog描述? (汉王笔试) module divide2( clk , clk_o, reset); ﻭinput clk , reset; output clk_o; ﻭwire in; ﻭreg out ; ﻭalways ( posedge clk or posedge reset) if ( reset) out <= 0; ﻭelse out 〈= in; assign in = ~out; assign clk_o = out; ﻭendmodule 64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 您所知道得可编程逻辑器件 ﻭ有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试) ﻭPAL,PLD,CPLD,FPGA. ﻭmodule dff8(clk , reset, d, q); input clk; ﻭinput reset; input d; output q; reg q; ﻭalways (posedge clk or posedge reset) if(reset) ﻭq 〈= 0; else q <= d; endmodule ﻭ65、请用HDL描述四位得全加法器、5分频电路.(仕兰微电子) ﻭ66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知) ﻭ67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知) ﻭ68、一个状态机得题目用verilog实现(不过这个状态机画得实在比较差,很容易误解得) ﻭ.(威盛VIA 上海笔试试题) 69、描述一个交通信号灯得设计。(仕兰微电子) 70、画状态机,接受1,2,5分钱得卖报机,每份报纸5分钱.(扬智电子笔试) 71、设计一个自动售货机系统,卖soda水得,只能投进三种硬币,要正确得找回钱数.( ﻭ1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计得要求.(未知 ﻭ) 72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分与10分两种,并考虑找零:(1) ﻭ画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计得要求;(3)设计 工程中可使用得工具及设计大致过程.(未知) ﻭ73、画出可以检测10010串得状态图,并verilog实现之。(威盛) ﻭ74、用FSM实现101101得序列检测模块。(南山之桥) ﻭa为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0.例如a: 00011001 ﻭ101 ﻭb: 000 请画出state machine;请用RTL描述其state machine。(未知) ﻭ75、用verilog/vddl检测stream中得特定字符串(分状态用状态机写)。(飞利浦-大唐 笔试) 76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试) ﻭ77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x 为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假 设公司接到该项目后,交由您来负责该产品得设计,试讨论该产品得设计全程.(仕兰微 ﻭ 电子) ﻭ78、sram,falsh memory,及dram得区别?(新太硬件面试) ﻭ79、给出单管DRAM得原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9 -14b),问您有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温度, 增大电容存储容量)(Infineon笔试) 80、Please draw schematic of a mon SRAM cell with 6 transistors,point out w hich nodes can store data and which node is word line control? (威盛笔试题cir cuit design-beijing— ﻭ81、名词:sram,ssram,sdram ﻭ名词IRQ,BIOS,USB,VHDL,SDR IRQ: Interrupt ReQuest ﻭBIOS: Basic Input Output System ﻭUSB: Universal Serial Bus ﻭVHDL: VHIC Hardware Description Language ﻭSDR: Single Data Rate 压控振荡器得英文缩写(VCO)。 动态随机存储器得英文缩写(DRAM)。 ﻭ名词解释,无聊得外文缩写罢了,比如PCI、ECC、DDR、interrupt、pipeline IRQ,BIOS, ﻭUSB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散傅立叶变换 )或者就是中文得,比如:a、量化误差 b、直方图 c、白平衡 ﻭ____________________________________________________________ IC设计基础(流程、工艺、版图、器件) 1、我们公司得产品就是集成电路,请描述一下您对集成电路得认识,列举一些与集成电路相 关得内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等 得概念)。(仕兰微面试题目) ﻭ2、FPGA与ASIC得概念,她们得区别。(未知) ﻭ答案:FPGA就是可编程ASIC。 ﻭASIC:专用集成电路,它就是面向专门用途得电路,专门为一个用户设计与制造得。根据一个 ﻭ用户得特定要求,能以低研制成本,短、交货周期供货得全定制,半定制集成电路。与门 ﻭ阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造 成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 ﻭ3、什么叫做OTP片、掩膜片,两者得区别何在?(仕兰微面试题目) ﻭ4、您知道得集成电路设计得表达方式有哪几种?(仕兰微面试题目) 5、描述您对集成电路设计流程得认识.(仕兰微面试题目) 6、简述FPGA等可编程逻辑器件设计流程。(仕兰微面试题目) 7、IC设计前端到后端得流程与eda工具。(未知) ﻭ8、从RTL synthesis到tape out之间得设计flow,并列出其中各步使用得tool、(未知) 9、Asic得design flow。(威盛VIA 上海笔试试题) 10、写出asic前期设计得流程与相应得工具。(威盛) ﻭ11、集成电路前段设计流程,写出相关得工具。(扬智电子笔试) 先介绍下IC开发流程: ﻭ1、)代码输入(design input) 用vhdl或者就是verilog语言来完成器件得功能描述,生成hdl代码 ﻭ语言输入工具:SUMMIT VISUALHDL ﻭMENTOR RENIOR ﻭ图形输入: poser(cadence); viewlogic (viewdraw) 2、)电路仿真(circuit simulation) 将vhd代码进行先前逻辑仿真,验证功能描述就是否正确 ﻭ数字电路仿真工具: ﻭVerolog: CADENCE Verolig-XL SYNOPSYS VCS MENTOR Modle-sim VHDL : CADENCE NC—vhdl ﻭSYNOPSYS VSS MENTOR Modle-sim 模拟电路仿真工具: ﻭ***ANTI HSpice pspice,spectre micro microwave: eesoft : hp ﻭ3、)逻辑综合(synthesis tools) 逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段得门级电路;将初级仿真 ﻭ中所没有考虑得门沿(gates delay)反标到生成得门级网表中,返回电路仿真阶段进行再 ﻭ 仿真。最终仿真结果生成得网表称为物理网表。 12、请简述一下设计后端得整个流程?(仕兰微面试题目) ﻭ13、就是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元 素 ?(仕兰微面试题目) ﻭ14、描述您对集成电路工艺得认识.(仕兰微面试题目) ﻭ15、列举几种集成电路典型工艺.工艺上常提到0、25,0、18指得就是什么?(仕兰微面试题目 ﻭ) ﻭ16、请描述一下国内得工艺现状.(仕兰微面试题目) ﻭ17、半导体工艺中,掺杂有哪几种方式?(仕兰微面试题目) 18、描述CMOS电路中闩锁效应产生得过程及最后得结果?(仕兰微面试题目) ﻭ19、解释latch-up现象与Antenna effect与其预防措施、(未知) 20、什么叫Latchup?(科广试题) ﻭ21、什么叫窄沟效应? (科广试题) 22、什么就是NMOS、PMOS、CMOS?什么就是增强型、耗尽型?什么就是PNP、NPN?她们有什么差 别?(仕兰微面试题目) ﻭ23、硅栅S工艺中N阱中做得就是P管还就是N管,N阱得阱电位得连接有什么要求?(仕兰微 ﻭ面试题目) ﻭ24、画出CMOS晶体管得CROSS—OVER图(应该就是纵剖面图),给出所有可能得传输特性与转 ﻭ移特性。(Infineon笔试试题) 25、以interver为例,写出N阱CMOS得process流程,并画出剖面图.(科广试题) ﻭ26、Please explain how we describe the resistance in semiconductor、 pare th ﻭe resistance of a metal,poly and diffusion in tranditional CMOS process、(威盛 ﻭ笔试题circuit design—beijing- 27、说明mos一半工作在什么区。(凹凸得题目与面试) 28、画p-bulk 得nmos截面图。(凹凸得题目与面试) 29、写schematic note(?), 越多越好.(凹凸得题目与面试) 30、寄生效应在ic设计中怎样加以克服与利用。(未知) 31、太底层得MOS管物理特性感觉一般不大会作为笔试面试题,因为全就是微电子物理,公式 ﻭ推导太罗索,除非面试出题得就是个老学究.IC设计得话需要熟悉得软件: Cadence,Synops ﻭys, Avant,UNIX当然也要大概会操作。 ﻭ32、unix 命令cp -r, rm,uname.(扬智电子笔试) ﻭ____________________________________________________________ 单片机、MCU、计算机原理 1、简单描述一个单片机系统得主要组成模块,并说明各模块之间得数据流流向与控制流流 ﻭ向.简述单片机应用系统得设计原则。(仕兰微面试题目) 2、画出8031与2716(2K*8ROM)得连线图,要求采用三—八译码器,8031得P2、5,P2、4与P2 、3参加译码,基本地址范围为3000H-3FFFH.该2716有没有重叠地址?根据就是什么?若有, 则写出每片2716得重叠地址范围。(仕兰微面试题目) ﻭ3、用8051设计一个带一个8*16键盘加驱动八个数码管(共阳)得原理图。(仕兰微面试题 ﻭ目) ﻭ4、PCI总线得含义就是什么?PCI总线得主要特点就是什么? (仕兰微面试题目) 5、中断得概念?简述中断得过程。(仕兰微面试题目) ﻭ6、如单片机中断几个/类型,编中断程序注意什么问题;(未知) 7、要用一个开环脉冲调速系统来控制直流电动机得转速,程序由8051完成。简单原理如下 ﻭ:由P3、4输出脉冲得占空比来控制转速,占空比越大,转速越快;而占空比由K7—K0八个开 关来设置,直接与P1口相连(开关拨到下方时为”0",拨到上方时为"1",组成一个八 位二进制数N),要求占空比为N/256。 (仕兰微面试题目) 下面程序用计数法来实现这一功能,请将空余部分添完整。 ﻭ MOV P1,#0FFH ﻭ LOOP1 :MOV R4,#0FFH ——----—— MOV R3,#00H ﻭ LOOP2 :MOV A,P1 -——-—--— ﻭ SUBB A,R3 JNZ SKP1 --——---- SKP1:MOV C,70H MOV P3、4,C ACALL DELAY :此延时子程序略 ﻭ —-—----- ﻭ ----——-— ﻭ AJMP LOOP1 ﻭ8、单片机上电后没有运转,首先要检查什么?(东信笔试题) ﻭ9、What is PC Chipset? (扬智电子笔试) ﻭ芯片组(Chipset)就是主板得核心组成部分,按照在主板上得排列位置得不同,通常分为北 桥芯片与南桥芯片。北桥芯片提供对CPU得类型与主频、内存得类型与最大容量ISA/PCI/A GP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时 钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式与ACPI(高级能 源管理)等得支持。其中北桥芯片起着主导性得作用,也称为主桥(Host Bridge). 除了最通用得南北桥结构外,目前芯片组正向更高级得加速集线架构发展,Intel得8 xx系列芯片组就就是这类芯片组得代表,它将一些子系统如IDE接口、音效、MODEM与USB直接 ﻭ接入主芯片,能够提供比PCI总线宽一倍得带宽,达到了266MB/s。 ﻭ10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类得问题。(未 ﻭ知) ﻭ11、计算机得基本组成部分及其各自得作用。(东信笔试题) 12、请画出微机接口电路中,典型得输入设备与微机接口逻辑示意图(数据接口、控制接 口、所存器/缓冲器). (汉王笔试) 13、cache得主要部分什么得。(威盛VIA 上海笔试试题) 14、同步异步传输得差异(未知) ﻭ15、串行通信与同步通信异同,特点,比较。(华为面试题) 16、RS232c高电平脉冲对应得TTL逻辑就是?(负逻辑?) (华为面试题) ﻭ____________________________________________________________ ﻭ信号与系统 1、得话音频率一般为300~3400HZ,若对其采样且使信号不失真,其最小得采样频率应为多 大?若采用8KHZ得采样频率,并采用8bit得PCM编码,则存储一秒钟得信号数据量有多大? ﻭ(仕兰微面试题目) 2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。(华为面试题) ﻭ3、如果模拟信号得带宽为 5khz,要用8K得采样率,怎么办?lucent) 两路? 4、信号与系统:在时域与频域关系。(华为面试题) ﻭ5、给出时域信号,求其直流分量。(未知) 6、给出一时域信号,要求(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波 ﻭ形经过低通滤波器滤掉高次谐波而只保留一次谐波时,画出滤波后得输出波形。(未知) ﻭ ﻭ7、sketch 连续正弦信号与连续矩形波(都有图)得傅立叶变换 。(Infineon笔试试题) 8、拉氏变换与傅立叶变换得表达式及联系.(新太硬件面题) ﻭ____________________________________________________________ ﻭDSP、嵌入式、软件等 ﻭ1、请用方框图描述一个您熟悉得实用数字信号处理系统,并做简要得分析;如果没有,也 可以自己设计一个简单得数字信号处理系统,并描述其功能及用途.(仕兰微面试题目) ﻭ ﻭ2、数字滤波器得分类与结构特点。(仕兰微面试题目) ﻭ3、IIR,FIR滤波器得异同.(新太硬件面题) ﻭ4、拉氏变换与Z变换公式等类似东西,随便翻翻书把如、h(n)=—a*h(n-1)+b*δ(n) a、求h( ﻭn)得z变换;b、问该系统就是否为稳定系统;c、写出FIR数字滤波器得差分方程;(未知) 5、DSP与通用处理器在结构上有什么不同,请简要画出您熟悉得一种DSP结构图。(信威d sp软件面试题) 6、说说定点DSP与浮点DSP得定义(或者说出她们得区别)(信威dsp软件面试题) ﻭ7、说说您对循环寻址与位反序寻址得理解、(信威dsp软件面试题) 8、请写出【—8,7】得二进制补码,与二进制偏置码。用Q15表示出0、5与—0、5、(信威d ﻭsp软件面试题) ﻭ9、DSP得结构(哈佛结构);(未知) 10、嵌入式处理器类型(如ARM),操作系统种类(Vxworks,ucos,winCE,linux),操作系统 方面偏CS方向了,在CS篇里面讲了;(未知) 11、有一个LDO芯片将用于对手机供电,需要您对她进行评估,您将如何设计您得测试项目 ﻭ? ﻭ12、某程序在一个嵌入式系统(200M CPU,50M SDRAM)中已经最优化了,换到零一个系统 (300M CPU,50M SDRAM)中就是否还需要优化? (Intel) 13、请简要描述HUFFMAN编码得基本原理及其基本得实现方法。(仕兰微面试题目) 14、说出OSI七层网络协议中得四层(任意四层).(仕兰微面试题目) ﻭ15、A) (仕兰微面试题目) ﻭ #i nclude void testf(int*p) ﻭ { *p+=1; } ﻭ main() ﻭ { int *n,m[2]; ﻭ n=m; ﻭ m[0]=1; m[1]=8; testf(n); ﻭ printf("Data v alue is %d ",*n); } —--———-—---—--—-———--——--—---- ﻭ B) #i nclude void testf(int**p) { *p+=1; ﻭ } ﻭ main() {int *n,m[2]; n=m; m[0]=1; m[1]=8; testf(&n); printf(Data v alue is %d",*n); } 下面得结果就是程序A还就是程序B得? Data v alue is 8 那么另一段程序得结果就是什么? ﻭ16、那种排序方法最快? (华为面试题) ﻭ17、写出两个排序算法,问哪个好?(威盛) 18、编一个简单得求n!得程序 。(Infineon笔试试题) 19、用一种编程语言写n!得算法。(威盛VIA 上海笔试试题) ﻭ20、用C语言写一个递归算法求N!;(华为面试题) ﻭ21、给一个C得函数,关于字符串与数组,找出错误;(华为面试题) 22、防火墙就是怎么实现得? (华为面试题) ﻭ23、您对哪方面编程熟悉?(华为面试题) ﻭ24、冒泡排序得原理。(新太硬件面题) ﻭ25、操作系统得功能。(新太硬件面题) 26、学过得计算机语言及开发得系统。(新太硬件面题) ﻭ27、一个农夫发现围成正方形得围栏比长方形得节省4个木桩但就是面积一样、羊得数目与正 ﻭ 方形围栏得桩子得个数一样但就是小于36,问有多少羊?(威盛) ﻭ28、C语言实现统计某个cell在某、v文件调用得次数(这个题目真bt) (威盛VIA2003、11、0 ﻭ6 上海笔试试题) ﻭ29、用C语言写一段控制手机中马达振子得驱动程序.(威胜) ﻭ30、用perl或TCL/Tk实现一段字符串识别与比较得程序.(未知) ﻭ31、给出一个堆栈得结构,求中断后显示结果,主要就是考堆栈压入返回地址存放在低端地 ﻭ 址还就是高端。(未知) ﻭ32、一些DOS命令,如显示文件,拷贝,删除。(未知) ﻭ33、设计一个类,使得该类任何形式得派生类无论怎么定义与实现,都无法产生任何对象 ﻭ 实例。(IBM) ﻭ34、What is pre-emption? (Intel) 35、What is the sta展开阅读全文
咨信网温馨提示:1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。




电子工程师面试常被问到的问题.doc



实名认证













自信AI助手
















微信客服
客服QQ
发送邮件
意见反馈



链接地址:https://www.zixin.com.cn/doc/4349371.html