基于Altera-Quartus-II的模块化设计.doc
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 Altera Quartus II 模块化 设计
- 资源描述:
-
基于Altera Quartus II的模块化设计应用 和ISE不一样,Quartus II代码的模块化视图并不是你把子模块例化到顶层模块以后就能马上在工程代码窗口看到一个清晰的层次图。而是必须在你编译后才能够看到层次化的视图。 我在这里列举一个串口通信(实验10)的实例: 编写完该HDL的代码,还没有编译,此时在Project Navigator窗口中只有顶层模块my_uart_top。 顶层模块如下(详细的注释代码请参考相关实验): //////////////////////////////////////////////////////////////////////////////// modulemy_uart_top( clk,rst_n, rs232_rx,rs232_tx ); inputclk; inputrst_n; input rs232_rx; output rs232_tx; wire bps_start1,bps_start2; wire clk_bps1,clk_bps2; wire[7:0] rx_data; wirerx_int; //////////////////////////////////////////// speed_select speed_rx( 。clk(clk), .rst_n(rst_n), 。bps_start(bps_start1), 。clk_bps(clk_bps1) ); my_uart_rx my_uart_rx( .clk(clk), 。rst_n(rst_n), .rs232_rx(rs232_rx), .rx_data(rx_data), 。rx_int(rx_int), .clk_bps(clk_bps1), .bps_start(bps_start1) ); /////////////////////////////////////////// speed_select speed_tx( 。clk(clk), 。rst_n(rst_n), 。bps_start(bps_start2), 。clk_bps(clk_bps2) ); my_uart_tx my_uart_tx( 。clk(clk), .rst_n(rst_n), .rx_data(rx_data), 。rx_int(rx_int), 。rs232_tx(rs232_tx), 。clk_bps(clk_bps2), 。bps_start(bps_start2) ); Endmodule 我们一般不在顶层模块做任何逻辑设计,哪怕只是一个逻辑与操作.比较好的设计会明确的区分每一个模块单元。在上面这个设计中,是要实现一个串口自收发通信的功能。具体说就是不断的检测串口接收信号rs232_rx是否有数据,如果接收到起始位就把数据保存,然后再转手把接收到的数据通过串口发送信号rs232_tx发回给对方。即使是这样一个还不算太复杂的功能,如果都堆到一个模块里,代码不仅又臭又长,编写代码者如果不理好思路很容易自己就写晕了,以后维护起来或者要移植就更难了。 所以,模块化的设计势在必行。上面的代码把这个设计分成了四个模块: 1、My_uart_tx:串口数据接收模块; 2、Speed_tx:串口数据接收时钟校准模块; 3、My_uart_rx:串口数据发送模块; 4、Speed_rx:串口数据发送时钟校准模块。 如此划分,层次清晰而且思路明确,写起代码来更是游刃有余.先来说模块例化的一些细节吧。就拿speed_select模块例化来看。第一行的speed_select speed_rx,其中speed_select是要例化的模块名,是固定的;而speed_rx则是你任意给这个模块取的名字,它是用于区分例化多个相同的模块.就如speed_tx和speed_rx两个模块,因为它们的逻辑设计都是一样的,所以写一个模块,然后在例化的时候给个不同的名称就可以了。这有点类似软件设计中的子程序调用,但又有不同,由于硬件设计的并行性,这里的逻辑复制实际上在最后的硬件上是实现了两个一模一样的speed_select设计原型,可以说它们是完全独立的。即便是对于硬件资源的消耗没有减少,采用模块化设计以后也能从很大程度上减少设计者的重复劳动. 信号的例化是这样的。clk(clk),点号后的clk代表例化模块内部的信号(是固定的,必须和内部的信号名一致),而括号内的clk则是例化模块的外部连接,可以例化模块内的信号名不同。 在编译后,可以从Project Navigator窗口中看到例化的子模块: 另外,从Quartus II提供的RTL视图里,我们能够更深刻的感受到模块化带来的层次感:展开阅读全文
咨信网温馨提示:1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。




基于Altera-Quartus-II的模块化设计.doc



实名认证













自信AI助手
















微信客服
客服QQ
发送邮件
意见反馈



链接地址:https://www.zixin.com.cn/doc/3889395.html