AltiumDesigner基于FPGA嵌入式系统设计.pptx
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- AltiumDesigner 基于 FPGA 嵌入式 系统 设计
- 资源描述:
-
1基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计 以下我们将结合一个实例来简要介绍一下如何在Altium Designer 上实现一个完整的嵌入式系统设计过程。首先:创建一个新的FPGA 工程 1.选择菜单FileNewFPGA Project,在工程栏中将会显示新建的FPGA 工程名,选择菜单FileSave Project,在对话框中修改工程名称Test,然后Save。在工程栏中选择File View 选项,在工程中将会列出所有属于当前工程的文件。图1 工程栏-创建FPGA 工程2基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计2.选择菜单FileNewSchematic,保存原理图,命名为Test.schdoc。图2 工程栏-创建原理图3基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计3、接下来在原理图中完成硬件的设计。在这个实例中,将会用到基于51的处理器内核、RAM 存储器、上电时序控制、异或门、Nexus 协议接口等FPGA 工程器件。Altium Designer的器件均可以在FPGA 集成库中找到,单击窗口右侧的libraries 一栏,选定设计中需要的器件,并拖拽到原理图中。图3 集成库 4基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计器件名称 所在的FPGA 集成库 TSK51A_D FPGA Processors.IntLib RAMS_8x1K FPGA Memories.IntLib CLOCK_BOARD FPGA NanoBoard Port-Plugin.IntLib TEST_BUTTON FPGA NanoBoard Port-Plugin.IntLib LED FPGA NanoBoard Port-Plugin.IntLib NEXUS_JTAG_CONNECT FPGA NanoBoard Port-Plugin.IntLib NEXUS_JTAG_PORTFPGA Generic.IntLib OR2N1S FPGA Generic.IntLib FPGA_STARTUPx FPGA Peripherals.IntLib 设计中所用到的器件及器件所在集成库参见下表5基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计4.将所有器件按下图所示放置好图4 放置器件6基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计图5 连接器件5.使用工具栏工具按下图进行连接,图示中用红色标识的部分可以将不同总线宽度的端口连接在一起。将两设置成9.0 7基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计6.新建VHDL文件,选择菜单FileNewVHDL Document,保存为Test1.VHDL 图6 新建VHDL文件8基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计7.在VHDL文档界面下输入VHDL语言:LIBRARY ieee;USE ieee.std_logic_1164.ALL;ENTITY Test1 IS PORT(D :IN std_logic_vector(7 downto 0);Q :OUT std_logic_vector(7 downto 0);end Test1;Architecture RTL OF Test ISBegin Process(D)BeginCase D Is 9基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计 when X“00 =Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q=XFF;End Case;End Process;End RTL;11基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计结果如图7所示图7 VHDL输入12基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计8.在原理图编辑界面下,选择菜单DesignCreate Sheet Symbol From Sheet,然后在弹出的窗口中选择Tset1.VHDL,然后点击OK。见图。见图8图8 将VHDL产生图表符13基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计生成如图9所示的图表符,图9 将VHDL产生图表符14基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计9.按图10将图表符连接好图10 连接图表符15基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计10.给各元件加上标注,选择菜单ToolsAnnotate quiet,在弹出的对话框中选择ok,原理图中的元件就自动排列完成了。图11 自动标注元件16基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计11.添加配置文件,选择ProjectConfiguration Manager,在弹出的窗口(图14)的左下角Configurations选项点击ADD,在新弹出的窗口中输入新的配置名Test,点击ok,然后在Constraints Files选项点击ADD,弹出对话框如图图12所示,选择该软件安装目录下Altium2004LibraryFpga,选择NB1_6_EP1C12Q240(取决于设计中用到的子板或FPGA器件),点击打开,打开,结果见图13,选中Test下的复选框。最后点击Ok。配置文件便添加到了设计中,见图15。图12 添加约束文件17基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计图13 添加配置18基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计图14 配置窗口19基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计图15 配置文件20基于基于基于基于FPGAFPGA的硬件设计的硬件设计的硬件设计的硬件设计12.保存项目文件,原理图文件及VHDL文件,选择ProjectRecompile FPGA Project Test.PRJFPG,在原理图编辑环境下点击窗口底部的System选项,选择Messages如图16所示,查看是否有错误发生,检查修改完毕后,可以开始进行嵌入式软件设计了。图16 检查错误信息21内容内容内容内容基于FPGA的嵌入式软件设计22基于基于基于基于FPGAFPGA的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计1.选择菜单FileNewEmbedded Project,在工程栏中将会显示新建的Embedded 工程名,选择菜单FileSave Project,在对话框中修改工程名称为Test,然后Save。在工程栏中选择File View 选项,在工程中将会列出所有属于当前工程的文件。图17 新建嵌入式工程23基于基于基于基于FPGAFPGA的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计2.右键点击嵌入式工程,在弹出窗口中选择Add New To ProjectC File,如图如图18所示所示图18 新建嵌入式文件编辑24基于基于基于基于FPGAFPGA的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计将文件以Test文件名保存,然后在编辑界面下输入C语言代码,如图19图19 C语言输入25基于基于基于基于FPGAFPGA的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计代码如下:void main(void)unsigned char x=0;unsigned short i;for(;)P1=x+;for(i=0;i0 xFFff;i+)_asm(nop);26基于基于基于基于FPGAFPGA的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计3.保存Test.C文件,在C语言编辑界面下选择菜单ProjectProject Options,在弹出的窗口中选择Configuration项,在下拉菜单中选择Tasking 8051,其余选项按默认处理,完成后,点击Ok。图20 编译器选项27基于基于基于基于FPGAFPGA的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计的嵌入式软件设计4.右键点击Test.PRJEMB工程,在弹出窗口中选择Recompile Embedded Project Test.PRJEMB,编译无误后即可进行系统级设置。图21 编译结果28内容内容内容内容系统级设置及下载系统级设置及下载29系统级设置及下载系统级设置及下载系统级设置及下载系统级设置及下载以上介绍了基于FPGA的硬件设计和嵌入式软件设计步骤,下面来介绍系统级的设计和调试。1.在原理图编辑界面下,双击元件TSK51A_D,在弹出的器件属性窗口中,在右侧的Parameters for U1-TSK51A_D一栏,将ChildCore1的Value值设置为设计中用到的RAMS_8x1K的标注U4(根据设计中的实际标注而定),设置完成后点击OK。保存原理图。RAMS_8x1K和TSK51A_D就建立了关联。图22 元件关联30系统级设置及下载系统级设置及下载系统级设置及下载系统级设置及下载2.建立FPGA硬件和嵌入式软件之间的关联,在Project窗口中,选择Structure Editor一项如图23所示,点,点击击Test.PRJEMB将其拖拽到U1上,结果如图24所示,现在软件和硬件的关联已经建立起来了。重新选中File View一项,将设计文件保存。图23 软硬件关联31系统级设置及下载系统级设置及下载系统级设置及下载系统级设置及下载图24 关联已经建立32系统级设置及下载系统级设置及下载系统级设置及下载系统级设置及下载3.选择菜单ViewDevices View,器件界面将被打开,如图25所示。图25 器件界面33系统级设置及下载系统级设置及下载系统级设置及下载系统级设置及下载点击Live复选框,系统会扫描到当前的开发板使用情况(之前请确认开发板和用户电脑已经正确连接并且已经上电)。如图26所示。图26 与开发板建立连接34系统级设置及下载系统级设置及下载系统级设置及下载系统级设置及下载图27给出了当前开发板上用到的器件,系统通过扫描自动将器件显示在界面上,另外器件上方依次有带有指示灯的四个工作区,分别为编译、综合、适配,下载 四个过程,单击每个区域则完成相应的过程。也可直接点击Program FPGA完成所有过程。完成后如图28所示,其中,文本框部分为当前的配置情况。图27 系统扫描到的器件图28 下载过程35系统级设置及下载系统级设置及下载系统级设置及下载系统级设置及下载完成编译、下载等过程后,就可以在开发板上开到实际结果了,图29为设计中所用到的处理器内核,在只需改动软件的情况下,直接可通过此界面完成对软件的编译及下载过程,而无需再将硬件下载一遍。图29 处理器内核36总结总结总结总结以上完成了从整个基于Altera Cyclone EP1C12 型号FPGA 项目工程的设计,通过将软硬件设计方案在NanoBoard NB1 系统开发板上实际运行验证,再逐步优化,反复下载验证,最终完成项目的开发。结束结束谢谢各位有关Altium 公司及其产品详细情况,请浏览:展开阅读全文
咨信网温馨提示:1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。




AltiumDesigner基于FPGA嵌入式系统设计.pptx



实名认证













自信AI助手
















微信客服
客服QQ
发送邮件
意见反馈



链接地址:https://www.zixin.com.cn/doc/1690704.html