分享
分销 收藏 举报 申诉 / 18
播放页_导航下方通栏广告

类型小数分频与快锁芯片ADF4193的原理与应用.pptx

  • 上传人:xrp****65
  • 文档编号:13189563
  • 上传时间:2026-02-01
  • 格式:PPTX
  • 页数:18
  • 大小:217.73KB
  • 下载积分:10 金币
  • 播放页_非在线预览资源立即下载上方广告
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    小数 分频 芯片 ADF4193 原理 应用
    资源描述:
    ,单击此处编辑母版标题样式,单击此处编辑母版文本样式,第二级,第三级,第四级,第五级,2011-6-10,#,小数分频与快锁芯片,ADF4193,的原理与应用,引言,1 ADF4193,的特点和,PLL,工作原理,2,分频器对,PLL,的指标影响,2.1,相位噪声,2.2,锁定时间,3 FPGA,对,ADF4193,的配置过程,4 PLL,指标的测量,4.1,相噪的测量,4.2,锁定时间的测量,5,结束语,在数字移动通信系统的设计过程中,经常采用跳频方法来提高通信系统的抗干扰、抗多径衰落能力。但这要求快速跳频系统中的超快速跳频,PLL,能够在几十微秒,(s),内稳定到所要求的相位和频率。为达到这个要求,可采用,乒乓,体系结构。但这种结构需要两个频率合成器。其中当一个频率合成器作为,LO,工作时另一个频率合成器的作用是锁定下一步要求的频率。而现在。也可以用一个快锁芯片来实现。美国,ADI,公司生产的,ADF4193,快速开关频率合成器就是采用一个,PLL,的快锁芯片。它能满足,乒乓,结构的切换指标,故可用在无线发射机和接收机的上变频和下变频电路的,LO,电路中。,引言,ADF4193,是基于小数分频的快锁芯片。该芯片的主要特点如下:,具有快速调整的小数,-N,锁相环结构;,可用单片锁相环代替开关式合成器;,可在,GSM,频带内实现,5s,跳频,并可在,20s,内使相位稳定;,2 GHz,输出时具有,0.5,级的相位误差;,可编程输出相位;,射频输入范围可达,3.5 GHz,;,带有,3,线串行接口;,芯片内置低噪声差动放大器;,其相位噪声灵敏度可达,-216 dBc,Hz,。,1 ADF4193,的特点和,PLL,工作原理,ADF4193,主要是基于,乒乓,体系结构的跳频原理。,ADF4193,的工作原理如图,1,所示,图中,,VCO,的作用是提供一个参考频率,fx,,,fx,经过预分频,R,得到鉴相器输入端的参考频率,图,1,中的环路滤波器的作用是滤除鉴相器输出信号的高频成分和噪声,并将鉴相器的输出电流转化为电压送到,VCO,的输入端。以控制,VCO,的输出频率。同时将,VCO,输出频率经过,N,分频后反馈给鉴相器。鉴相器的作用是对反馈频率和参考鉴相频率进行比较,当鉴相器两个输入信号的相位同步,(,且,fvco,N,fr),时,,VCO,的输出频率就是要锁定的频率。,嵌入式开发教程,嵌入式开发教程,式中,分频数,N,既可是整数,也可是小数。,2.1,嵌入式开发教程之,相位噪声,一般情况下,分频器的分频比,N,对,PLL,的有关指标的影响比较大。这里主要介绍其对相位噪声、锁定时间的影响。影响相噪的因素通常有分频比、鉴相频率、,PLL,固有底噪和闭环传递函数等。其近端带内相噪的大小可用下式表示:,2,分频器对,PLL,的指标影响,式中,,PN,Hz,表示,PLL,的固有底噪,,N,为分频比,,fcomp,为鉴相比较频率;,从,(2),式可以看出,在通带内,相噪主要由鉴相器决定,当鉴相频率,fcomp,增大一倍时,对应值减小一半,输出频率保持不变,其相噪可改善了,3 dB,。所以,为了减小通带内的相噪,设计时应该尽量使用分频比比较小的,PLL,。,锁定时间和闭环带宽有很大关系,环路带宽越大,锁定时间越短,环路带宽越小,锁定时间越长。对于,2,阶环,其锁定时间,T1,(,其中,为环路带宽,,为阻尼系数,),。所以,一般情况下,可以通过改变环路带宽的值来改变锁定时间。,对于整数分频来说,环路带宽的选取最多只能是参考频,fr,的,1,10,。所以,仅靠环路带宽来改变锁定时间的方法有其很大的局限性。,对于小数分频,环路带宽的选取基本上和参考频率,fr,的关系很小,小数分频的参考频率可以选的很大,如,ADF4193,的,fr,可选为,13 MHz,。如果,1,10,按来计算,环路带宽可以宽到,1.3 MHz,,所以小数分频的环路带宽的选取几乎可以不考,fr,。,2.2,嵌入式开发教程之,锁定时间,虽然环路带宽越宽,锁定时间越短,但是,也不能把环路带宽设置的特别大,因为环路带宽越大,滤波效果越差,这样,,PLL,输出频率的底噪就越高。,在环路锁定的情况下,参考时钟和再生时钟通常都存在固定的相位差,若将相差假设为,t,,则其相位误差计算公式如下:,嵌入式开发教程,其中:,Vtune,是,VCO,或,VCXO,的调谐端电压,单位,V,;,Ipump_out,为鉴相器的输出鉴相电流,单位,mA,;,Fcomp,表示鉴相频率,单位,kHz,;,ZVCO,是,VCO,或,VCXO,的输入阻抗,单位欧姆。,由式,(3),此可以看出,要使参考时钟和再生时钟的相位差尽量小,起主要作用因素的是系统的鉴相频率和振荡器的输入阻抗要足够大。,t,的范围与锁定是密切相关的。大多数的,PLL,芯片都要求在锁定时刻,其连续,3,个或,5,个鉴相周期的绝对相位误差要小于,15 ns,,否则即视为失锁。具体选取,3,个还是,5,个鉴相周期,可通过相应的寄存器来设置。在锁定期间,任一周期的相位误差大于,25 ns,,即为失锁。,一般情况下,环路带宽、锁定时间和相位噪声会相互影响、相互制约。要获得较短的锁定时间,就需要较大的环路带宽,但也会引入更多的噪声,因而有可能导致相位噪声的恶化。同样,如果需要良好的相位噪声,则环路带宽就要变窄,此时的锁定时间就会增加。如果想在不改变环路带宽的情况下改善相位噪声,根据公式,(2),,可在分频器,和鉴相频率,Fcomp,做一些改善。,嵌入式开发教程,通过,Verilog,语言进行编程,可用,FPGA,来实现对,ADF4193,的配置。,ADF4193,中有八个寄存器,通过对这八个寄存器的配置,可以使,ADF4193,进入正常工作状态。,ADF4193,有一个,3,线串行接口,这三个接口分别为,LE,、,CLK,、,DATA,。数据可在时钟的上升延从,ADF4193,的,3,线串行接口输入到,24-bit,的输入移位寄存器,高字节在前。在使能信号,LE,的上升延,移位寄存器的数据将被锁入到,8,个寄存器,R0,R7,的其中之一。具体写给哪个寄存器,可由移位寄存器的,24-bit,最低位的三个控制比特,c3,、,c2,、,c1,来决定。,按照一定的方式将初始化配置数据发送到,ADF4193,对应的寄存器,即可实现,ADF4193,的初始化。图,2,所示是用逻辑分析仪抓到的配置图。,3 FPGA,对,ADF4193,的配置过程,图,2,给出了,ADF4193,的,17,步配置过程。其中寄存器,R0,和,R2,的值决定了锁相环的输出频率。图,2,中,在配置完前两个寄存器后,还需要等待,10ms,的时间,以便环路滤波器的电容能够放电。通过这样的配置可以将,ADF4193,配置在任何一个需要的频率上。需要说明的是,只有当初始化过程稳定,才可以进行跳频操作。否则,,ADF4193,将无法进行正常的跳频功能。,嵌入式开发教程,对应图,2,,即可得到第一个被配置的寄存器的配置时序,其具体的时序图如图,3,所示。,从图,3,可见,给一个寄存器配置数据可通过,LE,信号进行控制。在,LE,为低电平时。恰好有,24,个时钟周期卡在,LE,的前一个下降延和后一个上升延之内。从数据的后三位可以看出,这次配的寄存器是,R5,。其它寄存器的配置过程为此相同。,4.1,相噪的测量,利用仪表的相噪模板可对,ADF4193,的输出相噪进行测量。其测量结果如图,4,所示。,从图,4,可以看到,,Freq Offset,在:,100 Hz,、,1kHz,、,10 kHz,、,100 kHz,和,1 MHz,处都可以达到很好的指标。,4 PLL,指标的测量,嵌入式开发教程,为了节约成本,可以采用,ADI,公司提供的,AD8302,并结合示波器对锁定时间进行测量,基于,AD8302,的测量原理结构如图,5,所示。,实际使用证明,,ADF4193,的锁定时间可以达到所需要的指标。此外,采用,FPGA,来实现对,ADF4193,的配置,其过程相对比较简单且易实现,而同时性能也能得到保证。,4.2,锁定时间的测量,由,ADF4193,的配置时序可以看出,,ADF4193,是一款易配置和使用的芯片,使用它可以简化设计复杂度,缩短项目调试周期。从测量的相位噪声和锁定时间的结果可以看出:,ADF4193,具有很好的性能指标,而且稳定性比较好。,ADF4193,的最主要的优点是可以简单的实现跳频,它不再需要使用,乒乓切换,电路,因而可缩短系统的切换时间,以在时隙的保护时间内实现频率切换。事实证明,,ADF4193,比,乒乓切换,电路更能简化电路,减少成本,同时可节省,PCB,的布板面积。很适合在通信系统中使用。,5,结束语,
    展开阅读全文
    提示  咨信网温馨提示:
    1、咨信平台为文档C2C交易模式,即用户上传的文档直接被用户下载,收益归上传人(含作者)所有;本站仅是提供信息存储空间和展示预览,仅对用户上传内容的表现方式做保护处理,对上载内容不做任何修改或编辑。所展示的作品文档包括内容和图片全部来源于网络用户和作者上传投稿,我们不确定上传用户享有完全著作权,根据《信息网络传播权保护条例》,如果侵犯了您的版权、权益或隐私,请联系我们,核实后会尽快下架及时删除,并可随时和客服了解处理情况,尊重保护知识产权我们共同努力。
    2、文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为仲裁依据,个别因单元格分列造成显示页码不一将协商解决,平台无法对文档的真实性、完整性、权威性、准确性、专业性及其观点立场做任何保证或承诺,下载前须认真查看,确认无误后再购买,务必慎重购买;若有违法违纪将进行移交司法处理,若涉侵权平台将进行基本处罚并下架。
    3、本站所有内容均由用户上传,付费前请自行鉴别,如您付费,意味着您已接受本站规则且自行承担风险,本站不进行额外附加服务,虚拟产品一经售出概不退款(未进行购买下载可退充值款),文档一经付费(服务费)、不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
    4、如你看到网页展示的文档有www.zixin.com.cn水印,是因预览和防盗链等技术需要对页面进行转换压缩成图而已,我们并不对上传的文档进行任何编辑或修改,文档下载后都不会有水印标识(原文档上传前个别存留的除外),下载后原文更清晰;试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓;PPT和DOC文档可被视为“模板”,允许上传人保留章节、目录结构的情况下删减部份的内容;PDF文档不管是原文档转换或图片扫描而得,本站不作要求视为允许,下载前可先查看【教您几个在下载文档中可以更好的避免被坑】。
    5、本文档所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用;网站提供的党政主题相关内容(国旗、国徽、党徽--等)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。
    6、文档遇到问题,请及时联系平台进行协调解决,联系【微信客服】、【QQ客服】,若有其他问题请点击或扫码反馈【服务填表】;文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“【版权申诉】”,意见反馈和侵权处理邮箱:1219186828@qq.com;也可以拔打客服电话:0574-28810668;投诉电话:18658249818。

    开通VIP折扣优惠下载文档

    自信AI创作助手
    关于本文
    本文标题:小数分频与快锁芯片ADF4193的原理与应用.pptx
    链接地址:https://www.zixin.com.cn/doc/13189563.html
    页脚通栏广告

    Copyright ©2010-2026   All Rights Reserved  宁波自信网络信息技术有限公司 版权所有   |  客服电话:0574-28810668    微信客服:咨信网客服    投诉电话:18658249818   

    违法和不良信息举报邮箱:help@zixin.com.cn    文档合作和网站合作邮箱:fuwu@zixin.com.cn    意见反馈和侵权处理邮箱:1219186828@qq.com   | 证照中心

    12321jubao.png12321网络举报中心 电话:010-12321  jubao.png中国互联网举报中心 电话:12377   gongan.png浙公网安备33021202000488号  icp.png浙ICP备2021020529号-1 浙B2-20240490   


    关注我们 :微信公众号  抖音  微博  LOFTER               

    自信网络  |  ZixinNetwork